%0 Generic %A Knopf, Jan %D 2009 %F heidok:9720 %K LHC , Tracker %R 10.11588/heidok.00009720 %T Tests und Inbetriebnahme der LHCb Outer Tracker Front-end Elektronik und eine Studie zur Abschätzung des Untergrundes im Zerfall B s 0 - J/Psi Phi %U https://archiv.ub.uni-heidelberg.de/volltextserver/9720/ %X Die Ausleseelektronik des Outer Tracker des LHCb-Detektors vermisst die Driftzeiten in Straw-Proportionalzählern. Die Front-end Elektronik des Outer Tracker besteht dabei aus drei strahlenharten Chips. Der ASDBLR Vorverstärker verstärkt und diskriminiert den Ladungspuls der Driftkammern. Der OTIS-TDC Chip vermisst das dikriminierte Signal alle 25 ns auf 32 Detektorkanälen. Die gemessenen Driftzeiten werden mittels den GOL-Serialisierer über einen optischen Link mit 1,6 GBit/s versendet. Der Hauptanteil dieser Arbeit beschäftigt sich mit dem Testen und der Inbetriebnahme dieser Outer Tracker Front-end Elektronik. Dazu wurden insgesamt drei Testsystem entwickelt und betrieben. Mit einem ersten System wurden die OTIS-TDC Chips noch auf dem Wafer intensiv auf ihre Eigenschaften hin überprüft. In weiteren Testaufbauten wurde anschließend die Qualität der OTIS-Karten und der GOL-Aux Karten Produktion überwacht. Weiterhin wurde die Front-end Elektronik in die Auslesekette des LHCb-Detektors integriert und getestet. Ein wichtiges Ziel des LHCb-Experimentes besteht in der Bestimmung der CP-Verletzenden Phase Phi_s. Diese kann über den "goldenen"' Zerfall Bs -> J/Psi Phi bestimmt werden. Für die Extraktion dieser Größe ist die Kenntnis über den Untergrund von essentieller Bedeutung. In dieser Arbeit wurde eine Studie durchgeführt, welche die bisherigen Beschränkungen durch die Statistik der Monte-Carlo Simulationen in der Bestimmung diese Untergrundes aufhebt.