In: Proceedings of the Fifth Workshop on Electronics for LHC experiments , (1999),
Vorschau |
PDF, Englisch
Download (843kB) | Nutzungsbedingungen |
Abstract
Dieses Papier stellt den Entwurf und Simulationsergebnisse von Komponenten dar, die fuer einen Auslesechip fuer das Experiment LHCb am CERN vorgesehen sind. Es werden ein ladungsempfindlicher rauscharmer Verstaerker sowie verschiedene Komponenten zur Strom- und Spannungsversorgung vorgestellt.
Übersetzung des Abstracts (Englisch)
This paper presents the design and simulation results of components for a new LHCb readout chip for the silicon vertex detector, the inner tracking system, the pile-up veto trigger and the RICH. It is planned to use the same readout chip for these subdetectors. In section 1, the specification of the new readout chip named Beetle with respect to the different subdetector systems is described. Sections 2 and 3 describe the design and the simulation results of two test chips. The first chip contains different types of frontends for the vertex detector and the second chip bias generators.
Dokumententyp: | Artikel |
---|---|
Titel der Zeitschrift: | Proceedings of the Fifth Workshop on Electronics for LHC experiments |
Erstellungsdatum: | 11 Jan. 1999 13:55 |
Erscheinungsjahr: | 1999 |
Institute/Einrichtungen: | Zentrale und Sonstige Einrichtungen > Max-Planck-Institute allgemein > MPI fuer Kernphysik |
DDC-Sachgruppe: | 000 Allgemeines, Wissenschaft, Informatik |
Normierte Schlagwörter: | Mikroelektronik, Hochenergiephysik, Teilchendetektor, CMOS, Strahlenschaden |
Freie Schlagwörter: | Ausleseelektronik , Strahlenhaerte , Siliziumdetektor , LHCb , rauscharmer Vorverstaerkerreadout electronics , radiation hardness , low noise amplifier , silicon strip detector , microelectronics |